發(fā)布時(shí)間:
2018
-
09
-
26
概述Allegro® PCB Designer是一個(gè)靈活可擴(kuò)展的平臺(tái),經(jīng)過了全球廣泛用戶驗(yàn)證的PCB設(shè)計(jì)環(huán)境,旨在解決技術(shù)和方法學(xué)難題,使設(shè)計(jì)周期更短且可預(yù)測(cè)。該P(yáng)CB設(shè)計(jì)解決方案以基礎(chǔ)設(shè)計(jì)工具包加可選功能模塊的組合形式提供,它包含產(chǎn)生PCB設(shè)計(jì)所需的全部工具,以及一個(gè)完全一體化的設(shè)計(jì)流程。基礎(chǔ)設(shè)計(jì)工具包AllegroPCB Designer包含一個(gè)通用和統(tǒng)一的約束管理解決方案、PCB Editor、自動(dòng)/交互式的布線器、以及與制造和機(jī)械CAD的接口。PCBEditor提供了一個(gè)完整的布局布線環(huán)境,適應(yīng)從簡單到復(fù)雜的各種PCB設(shè)計(jì)。? 支持兩種原理圖設(shè)計(jì)環(huán)境:業(yè)界公認(rèn)最好用的Capture原理圖 及超強(qiáng)編輯能力的Design Authoring 原理圖。? 兼容簡單及復(fù)雜的各類PCB布局布線編輯環(huán)境? 原理圖及PCB統(tǒng)一的約束管理方案,實(shí)時(shí)、提醒式顯示長度和時(shí)序余量? 實(shí)時(shí)的基于形狀的推擠布線、任意角度的緊貼布線使得布線空間得以完美利用? 動(dòng)態(tài)覆銅可智能避讓不同net的via、走線及覆銅? 布局復(fù)制技術(shù)使用戶能夠在設(shè)計(jì)中快速完成多個(gè)相似的電路的布局布線? 3D View 及干涉檢查,支持平移、縮放和旋轉(zhuǎn)顯示,支持復(fù)雜孔結(jié)構(gòu)或電路板絕緣層部分的顯示? 翻轉(zhuǎn)電路板功能使得裝配/測(cè)試工程師有一個(gè)真正的底側(cè)視圖? 制造和機(jī)械CAD的接口,豐富的Skill 二次開發(fā)接口函Allegro PCB High-Speed Option高速布線約束和算法可處理差分對(duì)、網(wǎng)絡(luò)拓?fù)湟?guī)劃、時(shí)序、串?dāng)_、布線層指定、以及當(dāng)今高速電路所需的特殊要求。自動(dòng)布線算法可智能地處理孔周圍或通過孔的布線,并自動(dòng)遵守預(yù)定長度或時(shí)序條件。自動(dòng)網(wǎng)絡(luò)屏蔽用于減少對(duì)噪聲敏感的網(wǎng)絡(luò)上面的噪聲。不同的設(shè)計(jì)規(guī)則可能應(yīng)用到不同的設(shè)計(jì)區(qū)域;例如,用戶可以在設(shè)計(jì)的互連區(qū)域指定嚴(yán)格的間距要求,而在其...